小结电路在某一给定时刻的输出Y1Y(tn1)= G[W(tn)Y(tn)]穆尔型(Moore)电路输入端的表达式如TJKDT2n = XnQ1n现控制入填表方法:11 01 1Xn0 110 11 01100X=0时11001作状态转换表及状态转换图§5-3 同步时序电路的设计状态简化得最小化状态表解:100B0XB0A0110
第六章 常用时序模块按进位制分为模二模十和任意模计数器 输 入 输 出CPRLDP(S1)T(S2)A B C DQA QB QC QDФ0ФФФФФФФ0 0 0 0↑ 10ФФA B C DA B
译码:HLHH3个控制端输 出G2BY6H×LHLLHLHHLHLLH图3-16 两片74138扩展为4线—16线译码器1.将逻辑函数转换成最小项表达式再转换成与非—与非形式例3-8:用译码器实现1线-8线数据分配器 G2AY6HLHHHDHHLHHHbg1 1 1 1 1 1 03个控制端HHLHLLH×LLH功能CgLLL×逻辑功能
数字电子技术Qm:存储单元输出2.驱动方程(激励方程):Yr=F2(Xi Qm)(2)根据输出分类:异步计数器0011101110001Q2n Q1n3.状态图1. 根据给定的电路图写出时钟方程驱动方程输出方程.D1 Q1状态图:S21 1S2状态方程:Y0Y解: 00 00写使能信号CP为脉冲信号当使能CP为有效边沿时输入端的数据Di被写入相应位的
内容概述3iD晶体管饱和后集-射极间电压VCES很小硅管不足锗管仅为因VCES<<EC 故Ics=(EC-VCES)RC≈ECRC对应基极电流iBS=ICS?≈EC?RC(临界饱和电流)因此为使晶体管可靠饱和 iB>iBS=EC?RC 一般 iB ≥NiBS=NEC ?RC (饱和电流N=23)截止区:VBE<0 (或VBE<VTE )IB=-ICBO若略去此电流等效为三个电极断开二动态开关特
#
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式数字电子技术目 录前 言实验一:认识常用实验设备和集成电路 实验二:门电路的运用—门控报警电路 实验三:组合逻辑电路设计之密码锁8线-3线编码器 实验四:编码译码和显示驱动电路综合实验 目 录实验五:基本RS触发器的构成 实验六:移位寄存器的运用 实验七:时基电路 实验八:DAAD转换 实验九:霓虹灯控制电路 前
数字电子技术湖南计算机高等专科学校李中发 胡锦 制作第4章 脉冲信号的产生与整形学习要点: 555定时器的工作原理及逻辑功能由555定时器构成单稳多谐施密特触 发器的方法第4章 脉冲信号的产生与整形 多谐振荡器 单稳态触发器 施密特触发器退出 多谐振荡器.1 由门电路构成的多谐振荡器.2 由555定时器构成的多谐振荡器.3 多谐振荡器的应用退出.1 由门电路构
数字电子技术湖南计算机高等专科学校李中发 胡锦 制作第3章 时序逻辑电路学习要点:触发器的逻辑功能及使用 时序电路的分析方法和设计方法计数器寄存器等中规模集成电路的逻辑功能和使用方法第3章 时序逻辑电路 触发器 时序逻辑电路的分析与设计方法 计数器 寄存器 顺序脉冲发生器 随机存取存储器(ROM)退出 触发器.1 基本RS触发器.2 同步触发器.3 主从
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级数字电子技术湖南计算机高等专科学校李中发 胡锦 制作第2章 组合逻辑电路学习要点: 组合电路的分析方法和设计方法 利用数据选择器和可编程逻辑器件进行 逻辑设计的方法 加法器编码器译码器等中规模集成电路的逻辑功能和使用方法第2章 组合逻辑电路2.1 组合逻辑电路的分析与设计方法2.2 加法器2.3
违法有害信息,请在下方选择原因提交举报