ECL电路是射极耦合逻辑(Emitter Couple Logic)集成电路的简称 与TTL电路不同ECL电路的最大特点是其基本门电路工作在非饱和状态 所以ECL电路的最大优点是具有相当高的速度 这种电路的平均延迟时间可达几个毫微秒甚至亚毫微秒数量级这使得ECL集成电路在高速和超高速数字系统中充当无以匹敌的角色 ECL电路的逻辑摆幅较小(仅约 而 TTL 的逻辑摆幅约为 )当电路从一种状
#
#
谈谈TTL和CMOS电平(转贴)TTL——Transistor-Transistor Logic HTTL——High-speed TTL LTTL——Low-power TTL STTL——Schottky TTL LSTTL——Low-power Schottky TTL ASTTL——Advanced Schottky TTL ALSTTL——Advanced Low-power Schot
TTL和CMOS电平总结(回答了什么是TTL和CMOS电平) =TTL t _blank TTL =CMOS t _blank CMOS1TTL电平(什么是TTL电平): 输出高电平>输出低电平<在室温下一般输出高电平是输出低电平是最小输入高电平和低电平:输入高电平>=输入低电平<=噪声容限是 2CMOS电平: 1逻辑电平电压接近于电源电压0逻辑电平接近于0V而且具有很宽的噪声容限
TTL电平与CMOS电平的区别 电平: 输出高电平>输出低电平<在室温下一般输出高电平是输出低电平是最小输入高电平和低电平:输入高电平>=输入低电平<=噪声容限是 电平: 1逻辑电平电压接近于电源电压0逻辑电平接近于0V噪声容限很大 3.电平转换电路: 因为TTLS的高低电平的值不一样(ttl 5v<>cmos )所以互相连接时需要电平的转换. 4.功 耗 TTL门电路的空载功耗与
TTL集成电路的主要型式为晶体管-晶体管逻辑门TTL大部分都采用5V电源1.输出高电平Uoh和输出低电平Uol?????? Uoh≥2.4VUol≤0.4V2.输入高电平和输入低电平?????? Uih≥2.0VUil≤0.8V二.CMOS?????? CMOS电路是电压控制器件输入电阻极大对于干扰信号十分敏感因此不用的输入端不应开路接到地或者电源上CMOS电路的优点是噪声容限较宽静态功耗很
TTLS电平匹配(转) l 嵌入式 ??2009-07-14 16:09 ??阅读78???评论2字号: l 大大? l 中中? l 小小一.TTL????? TTL集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistor logic gate)TTL大部分都采用5V电源1.输出高电平Uoh和输出低电平Uol????
电路设计时你可以不懂集成电路的内部结构但是初学者必须掌握电平转换设计理论及其基本方法否则你的电路将罢工以下主要是参考阎石教授主编的《数字电子技术基础》编辑的最后一部分我写了一点实际工作中遇到的电平匹配案例希望此文对初学者有所帮助无论是TTL电路驱动CMOS电路还是CMOS电路驱动TTL电路驱动门必须为负载门提供合乎标准的高低电平和足够的驱动电流也就是必须满足下列各式(表1)驱动门
#
违法有害信息,请在下方选择原因提交举报