单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2019-3-282019春_计算机组成原理实验_CS-USTC 单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2019-3-282019春_计算机组成原理实验_CS-USTC 单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级2019-3-282019春_计算机组成原理实验_C
#
#
#
#
T4T2Q412574LS93GND输入BQD11C T2直流信号模拟部分 2K100KDW1 74248 K2K4十进制设计电路图
实验三 触发器移位寄存器实验实验目的掌握基本SR触发器D触发器JK触发器的工作原理学会正确使用SR触发器D触发器JK触发器熟悉移位寄存器的电路结构及工作原理掌握中规模集成移位寄存器74LS194的逻辑功能及使用方法实验所用器件和仪表四2输入与非门74LS00 1片双D触发器74LS74 2片双JK触发器74LS73 1片四位双向通用移位寄存器74LS194 2片万用表示波器实验箱实
实验四 移位寄存器、集成计数器一、实验目的1用D触发器组成左移移位寄存器,并测试其工作状态。2熟悉集成单元计数器的使用,掌握各种进制的设计方法。二、原理简述见实验指导书三、实验内容与步骤1用D触发器组成四位左移移位寄存器串行输入端32591111213(1)清零:将清零端接逻辑开关置“0”即清零,清零后将逻辑开关置“1”;(2)串行输入端接逻辑开关,将数码“1101”在移位脉冲作用下,送入移位寄
寄存器的功能分类结构工作原理 存储器的功能分类结构工作原理 寄存器存储器的应用00----0001存储预置数数码输入端 ? =0 异步清零 由D锁存器组成1X串行数据输入1112. 具有并入并出串入串出功能的移位寄存器:1输 出功 能1011XD0 D1 D2 D3移位寄存器组成的8位序列信号发生器序列信号为:000011111 0
Click to edit Master text stylesSecond levelThird levelFourth levelFifth level1.Click to edit Master title style计算机组成原理寄存器实验一实验要求 利用THTJZ-2型实验箱上的K0…K7开关作为DBUS的数据其他开关作为控制信号将数据写入寄存器这些寄存器包括累加器A工作寄存器W
违法有害信息,请在下方选择原因提交举报