返回逻辑表达式逻辑符号逻辑表达式平均传输延迟时间tPd 返回返回返回返回实现总线传输在任何时候n个三态门仅允许其中一个控制端有效其他门处于高阻态有效的门将数据送上总线其他双极型门电路电阻负载NMOS反相器返回返回返回返回返回
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级VCC0V第二章 门 电 路第一节 概述门电路:实现基本逻辑运算和复合逻辑运算的单元电路 门电路的两种输入输出电平:高电平低电平它们分别对应逻辑电路的10状态正逻辑:1代表高电平0代表低电平负逻辑:0代表高电平1代表低电平VCC0V高电平低电平VCC1 根据制造工艺不同可分为单极型和双极型两大类门电路中
#
与 门低电平 3V三高低电平与正负逻辑0V用分立的元器件和导线连接起来构成的门电路< 10 门片超大规模集成电路 VLSID2A3 V0 V电压关系表导通 B0 3截止T导通所以真值表1 k? k?YR1D输出级VCC(5V)DT1 深度饱和负载的等效电阻R1R2ce?1V所以iIbe4UIL(2) 输入端负载特性:uI2Ri = Roff — 关门电阻(< k?)
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级4 组合逻辑电路4.1组合逻辑电路的分析4.2组合逻辑电路的设计4.3组合逻辑电路中的竞争和冒险4.4常用组合逻辑集成电路4.5组合可编程电路4.6用Verilog HDL描述组合逻辑电路教学基本要求1.熟练掌握组合逻辑电路的分析方法和设计方法2.掌握编码器译码器数据选择器数值比较器和加法器的逻辑功能及其应
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级6 . 时序逻辑电路的分析与设计6.1 时序逻辑电路的基本概念6.2 同步 时序逻辑电路的分析6.3 同步 时序逻辑电路的设计6.4 异步 时序逻辑电路的分析6.5 若干典型的时序逻辑集成电路6.6 用Verilog描述时序逻辑电路6.7 时序逻辑可编程逻辑器件教学基本要求2熟练掌握时序逻辑电路的分析方法1熟练
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级1.数字逻辑基础1.1 数字电路与数字信号1.2 数制1.3 二进制数的算术运算1.4 二进制代码1.5 二值逻辑变量与基本逻辑运算1.6 逻辑函数及其表示方法教学基本要求1了解数字技术的发展及其应用数字集成电路的分类及特点3掌握二进制数的算术运算2熟练掌握十进制二进制数及其相互转换掌握八进制和十六进制及其与二
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级5 锁存器和触发器5.1 双稳态存储单元电路5.2 锁存器5.3 触发器的电路结构和工作原理5.4 触发器的逻辑功能教学基本要求1掌握锁存器触发器的电路结构和工作原理2熟练掌握SR触发器JK触发器D触发器及T 触发器的逻辑功能3正确理解锁存器触发器的动态特性1时序逻辑电路与锁存器触发器: 时序逻辑电路:
第 六 章 一组合电路与时序电路的区别组合电路所有触发器状态的变化都是在同一时钟信号操作下同时发生特性方程:描述触发器逻辑功能的逻辑表达式驱动方程:(激励方程)触发器输入信号的逻辑 表达式时钟方程:控制时钟CLK的逻辑表达式状态方程:(次态方程)次态输出的逻辑表达式 驱动方程代入特性方程得状态方程输出方程:输出变量的逻辑表达式 时序图又叫
单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级单击此处编辑母版标题样式abcd单击此处编辑母版文本样式abvd第二级第三级第四级第五级3 逻辑门电路3.1 MOS逻辑门电路3.2 TTL逻辑门电路3.3 射极耦合逻辑门电路3.4 砷化镓逻辑门电路3.5 逻辑描述中的几个问题3.6 逻辑门电路使用中的几个实际问题 3.7 用VerilogHDL描
违法有害信息,请在下方选择原因提交举报