大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 9-2.ppt

    921基本制造过程(1)隔离方法 横向隔离:氧化物墙 纵向隔离: 结(2)晶体管制造工艺埋层工艺(减少集电极串联电阻) 预淀积:低能砷离子注入 主扩散:高温扩散形成层N 型外延层 模拟电路:厚()外延层和低 掺杂浓度以适应高电压 数字电路:薄()外延层和高 掺杂浓度以适应低电压黄君凯 教授图9-8双极晶体管工艺(Ⅰ)横向隔离 沟道隔断:硼离子注入形成场层下的隔断区,以防表面反型。 局部硅氧化隔离(

  • 9.ppt

    第 9 章工艺集成IC制造工艺流程 原始材料:抛光晶片 薄膜成型:外延膜、电介质膜、多晶硅膜、金属膜,氧化膜 掺杂与光刻:扩散、注入、各种光刻 刻蚀:湿法与干法 IC芯片:图形转换到晶片IC芯片与集成度 小规模集成电路SSI:元件数个 中规模集成电路MSI:元件数个黄君凯 教授图9-1IC制造流程 大规模集成电路LSI:元件数 个 超大规模集成电路VLSI:元件数个 特大规模集成电路ULSI:元件

  • 9-10.ppt

    NMOS和PMOS的阈值电压: 和【分析】 注入硼离子,增加了NMOS 的衬底 掺杂浓度,故增大了 ,并减少了 PMOS 的掺杂浓度,故减小了。 增加栅氧化层厚度,可同时增大和,从而场氧化层比栅氧化层 的大得多,因此栅下比场下更 易形成反型沟道。黄君凯 教授图9-26阈值电压与衬底掺杂和栅氧厚度关系( 多晶硅栅)933CMOS技术(1) CMOS反相器CMOS 的基本结构黄君凯 教授图9-25CM

  • 8.ppt

    黄君凯 教授83电介质淀积 电介质CVD淀积工艺和装置(1)常压化学气相淀积:APCVD装置(热能) :与热氧化炉相同(2)低压化学气相淀积:LPCVD 装置(热能):图8-10 LPCVD反应器(3)等离子增强化学气相淀积:PECVD 装置(热能和等离子能):图8-11PECVD反应器黄君凯 教授黄君凯 教授831二氧化硅( CVD) 不掺杂二氧化硅:绝缘膜、掩模膜、加厚场氧化膜 掺杂二氧化硅:

  • 10-11.ppt

    102 封装封装:把 IC 芯片和电子系统连接起来的整套技术和工艺封装层次:1 级 ~ 5 级黄君凯 教授图10-6封装图10-7封装层次印制电路板组件与系统之间连接板与板连接多芯片组装芯片与板连接芯片封装系统之间连接1021芯片分离(1)通用方法 芯片固定于硬台面金刚石划线器划片芯片倒置于柔韧垫滚筒压裂(2)现代方法 芯片固定于粘性聚脂膜金刚石锯划/锯片分离芯片 1022 封装类型(1)常规封装

  • _7-8_.ppt

    722退火(1)基本概念退火 将半导体材料置于高温下一段时间,利用热能,一方面可使材料内的原子进行晶格位置重排以降低材料中缺陷,另一方面激活注入粒子或载流子以恢复迁移率等材料的电学参数。退火技术 常规退火:将退火材料置于热炉管内,通过长时间高温退火来消除材料损伤和激活电参数。 快速热退火(RTA):使用各种能源并在极短时间内可完成的退火工艺。黄君凯 教授退火温度 Ts 在常规退火的热炉管中退火

  • 5-6.ppt

    黄君凯 教授52 干法刻蚀(等离子体辅助刻蚀)521等离子体原理等离子体:一种部分或全部离子化的气体,其中含有等量正负性电荷, 以及不同数量的未离化分子。有效离化率:等离子体中的电子密度与分子密度之比。522 等离子体辅助刻蚀机制(1)刻蚀步骤(五个基本步骤)生成刻蚀微粒扩散至反应表面吸附 物理或化学反应可挥发化合物排出 图5-4干法刻蚀机制黄君凯 教授(2)刻蚀方式溅射刻蚀(物理刻蚀):接受等离

  • _3-2_.ppt

    黄君凯 教授32 氧化过程中杂质再分布321影响的因素 (1)杂质在 界面附近的分凝系数(2)杂质在氧化硅中的扩散系数:快扩散与慢扩散(3)氧化过程中 界面的推进速率黄君凯 教授322 再分布过程: 在硅衬底深处的杂质平衡浓度 ;: 在附近的杂质平衡浓度[ 结论 ]硅中的杂质再分布影响着工艺和性能(界面陷阱特性、阈值电压、接触电阻等)图3-10 热氧化引起的杂质再分布过程氧化物吸收杂质氧化物吸收杂

  • 8-2修改过.ppt

    852化学气相淀积 金属化工艺: CVD比PVD能形成一致性更好的台阶覆盖层,且适用于大批量淀积。1 CVD钨(电阻率 53 ,熔点 3382 :金属层及钨插塞)(1)硅衬底 首先,采用选择性W 淀积成核层: (硅还原反应) 然后,再用覆盖式W 淀积加厚层:(硅烷还原反应)黄君凯 教授(2)非硅衬底首先,利用硅烷还原反应生成具有高淀积率和小W 晶粒尺寸的成核层;然后,采用具有极佳台阶覆盖性的覆盖性

  • (考试范围2).ppt

    期终考试规范1 题目类型及分数比例(1)写出英文缩写名称和常用数据:10小题,每小题1分,共10分;(2)简要解释问题:10小题,每小题6分,共60分;(3)画出器件截面图、版图或电路图: 3小题,每小题5分,共15分;(4)分析问题或实验结果:2小题,共15分。2 各章权重(1)画出器件截面图、版图或电路图的题目,属第9章工艺集成;(2)其他问题分别分布于除第1章概述、第10章IC制造和第11章未来趋势和挑战之外的各章,第8章薄膜淀积和第9章工艺集成的权重略大。黄君凯 教授

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部