《现代电子技术》2005
#
大连交通大学信息工程学院毕 业 设 计 (论 文)题 目 基于EDA技术的卷积码编码器的设计 专 业 信息工程 学生 刘赛 班 级 07-2 指导教师 史原 徐佳 职 称 讲师 助教 所在单位 信息工程教研室
#
昆 明 学 院 2013 届毕业论文(设计)论文(设计)题目 基于FPGA的HDB3码的编码器 与译码器设计(软件设计) 子课题题目 姓 名 周艳 学 号 201004090147 所属院系 自动
基于CPLD的扰码解扰码器设计华南师范大学 通信工程 梁奔山本文从光纤传输系统的线路码型出发介绍了扰码解扰码器的原理m序列产生原理着重介绍了基于CPLD的扰码解扰码器设计方案给出了仿真波形和源程序关键字:扰码 解扰码CPLD m序列在数字通信中当数据信息连0码或者连1码过长将会影响接受端位定时信息的恢复质量造成抽样判决时刻发生变化对系统的误码率产生影响甚至有可能接受全错的信息采用有冗
基于CPLD的编码器解码接口PWM输出方案及其在运动控制卡和伺服驱动器中的应用SM2100是一个基于CPLD的编码器解码接口SOPC(系统在可编程芯片上)芯片方案她主要提供了1-4路ABZ相编码器信号的解码及PWM输出功能用于对实际位置的判断与反馈她的高性价比特点非常适合应用于现阶段我国数控设备中 引言 在数控机床或其他数控设备中往往都会用到光栅尺或编码器等位置传感部件用以来测量机械运动部件
#
#
4线-2线编码器的设计实验目的利用Cadence软件完成一个4线-2线编码器的设计完成编码器的瞬态仿真最高工作频率和功耗的性能指标测试学会自底向上地设计基于组合逻辑电路的编码器的设计掌握创建符号的步骤掌握编码器设计和仿真的步骤学会设置仿真参数从而加深对Cadence软件仿真的熟悉度实验原理编码和译码的问题在日常生活中经常遇到数字系统中存储或者处理的信息常常是用二进制码表示的用一个二进制代码表
违法有害信息,请在下方选择原因提交举报