大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 4-5.ppt

    42下一代光刻方法421电子束光刻:生产光学掩模(1)装置黄君凯 教授图4-14 电子束光刻机电子束波长:电子束束流(2)特征优势: 无需掩模在晶片上直接形成图像 精密化自动控制操控 良好的焦深长度 生成亚微米抗蚀剂图形劣势: 生产效率较低 ()【结论】 采用符合加工器件最小尺寸的最大束径黄君凯 教授(3)电子束光刻扫描方式:光栅扫描和矢量扫描黄君凯 教授图4-15扫描方式束流关闭(4)电子束外形

  • 4().ppt

    黄君凯 教授第4章 光 刻光刻:将掩模上的图形转移到覆盖在晶片表面的光致抗蚀剂上的工艺过程。 41光学光刻411超净间(1)尘埃粒子对晶片及光学掩模的影响:缺陷图4-1 影响掩模的方式形成针孔引起短路造成电流收缩或膨胀黄君凯 教授(2)超净间等级 英制体系:超净间单位立方英尺可允许 05及以上尘埃的最大数目。例如:100级 存在05以上粒子尘埃100 ; 10级 存在05以上粒子尘埃10 。 公制

  • _3_.ppt

    第3章硅氧化VLSI 制造中,薄膜工艺是核心,包括热氧化膜(含栅氧化膜和场氧化膜)、电介质膜、外延膜、多晶硅膜、金属膜。黄君凯 教授图3-1MOSFET截面图31热氧化方法热氧化装置线性升温至氧化温度:900 ~1200,控温精度 ,气流速率 。黄君凯 教授图3-2热氧化炉截面垂直层流罩311生长动力学(1)生长工艺干氧化: 湿氧化: 设生长厚度为 的 层需消耗硅层厚度为 ,若非晶层中硅原子密度,

  • 5-6.ppt

    黄君凯 教授52 干法刻蚀(等离子体辅助刻蚀)521等离子体原理等离子体:一种部分或全部离子化的气体,其中含有等量正负性电荷, 以及不同数量的未离化分子。有效离化率:等离子体中的电子密度与分子密度之比。522 等离子体辅助刻蚀机制(1)刻蚀步骤(五个基本步骤)生成刻蚀微粒扩散至反应表面吸附 物理或化学反应可挥发化合物排出 图5-4干法刻蚀机制黄君凯 教授(2)刻蚀方式溅射刻蚀(物理刻蚀):接受等离

  • 8-2过.ppt

    852化学气相淀积 金属化工艺: CVD比PVD能形成一致性更好的台阶覆盖层,且适用于大批量淀积。1 CVD钨(电阻率 53 ,熔点 3382 :金属层及钨插塞)(1)硅衬底 首先,采用选择性W 淀积成核层: (硅还原反应) 然后,再用覆盖式W 淀积加厚层:(硅烷还原反应)黄君凯 教授(2)非硅衬底首先,利用硅烷还原反应生成具有高淀积率和小W 晶粒尺寸的成核层;然后,采用具有极佳台阶覆盖性的覆盖性

  • _2_第二次.ppt

    黄君凯 教授221单晶硅棒中掺杂浓度 的分布 定义(1)多晶硅棒中初始掺杂浓度为 ,则:(2)单晶硅棒中掺杂浓度为 ,则: (3)熔区中掺杂浓度为 ,则:22硅悬浮区熔法图2-9悬浮区熔法黄君凯 教授 设硅比重为 ,晶棒截面为, 处熔区长度为 ,当熔区从尾向顶端移动距离时,熔区中掺杂杂质数量的改变为:图2-10杂质分布模型多晶硅中单晶硅中多晶硅中单晶硅中黄君凯 教授 当 ,对上式两边积分:解出:

  • 8.ppt

    黄君凯 教授83电介质淀积 电介质CVD淀积工艺和装置(1)常压化学气相淀积:APCVD装置(热能) :与热氧化炉相同(2)低压化学气相淀积:LPCVD 装置(热能):图8-10 LPCVD反应器(3)等离子增强化学气相淀积:PECVD 装置(热能和等离子能):图8-11PECVD反应器黄君凯 教授黄君凯 教授831二氧化硅( CVD) 不掺杂二氧化硅:绝缘膜、掩模膜、加厚场氧化膜 掺杂二氧化硅:

  • 9.ppt

    第 9 章工艺集成IC制造工艺流程 原始材料:抛光晶片 薄膜成型:外延膜、电介质膜、多晶硅膜、金属膜,氧化膜 掺杂与光刻:扩散、注入、各种光刻 刻蚀:湿法与干法 IC芯片:图形转换到晶片IC芯片与集成度 小规模集成电路SSI:元件数个 中规模集成电路MSI:元件数个黄君凯 教授图9-1IC制造流程 大规模集成电路LSI:元件数 个 超大规模集成电路VLSI:元件数个 特大规模集成电路ULSI:元件

  • 10-11.ppt

    102 封装封装:把 IC 芯片和电子系统连接起来的整套技术和工艺封装层次:1 级 ~ 5 级黄君凯 教授图10-6封装图10-7封装层次印制电路板组件与系统之间连接板与板连接多芯片组装芯片与板连接芯片封装系统之间连接1021芯片分离(1)通用方法 芯片固定于硬台面金刚石划线器划片芯片倒置于柔韧垫滚筒压裂(2)现代方法 芯片固定于粘性聚脂膜金刚石锯划/锯片分离芯片 1022 封装类型(1)常规封装

  • 9-2.ppt

    921基本制造过程(1)隔离方法 横向隔离:氧化物墙 纵向隔离: 结(2)晶体管制造工艺埋层工艺(减少集电极串联电阻) 预淀积:低能砷离子注入 主扩散:高温扩散形成层N 型外延层 模拟电路:厚()外延层和低 掺杂浓度以适应高电压 数字电路:薄()外延层和高 掺杂浓度以适应低电压黄君凯 教授图9-8双极晶体管工艺(Ⅰ)横向隔离 沟道隔断:硼离子注入形成场层下的隔断区,以防表面反型。 局部硅氧化隔离(

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部