大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • 5_.ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第5章 数字电路的分析与设计 第5章 数字电路的分析与设计5.1 数字电路中的常用元件与仪器5.1.1 CMOS 4000系列5.1.2 TTL 74系列5.1.3 数据转换器5.1.4 可编程逻辑器件及现场可编程逻辑阵列5.1.5 显示器件5.1.6 调试工具5.2 555定时器5.2.1 5

  • 5--.ppt

    #

  • -时序逻辑1.ppt

    若干典型的时序逻辑集成电路 时序逻辑电路的基本概念输出方程: Of1(IS) 异步:状态转换真值表1A1101 0111001 0 000 时序逻辑电路的四种描述方式是可以相互转换的0 分析同步时序逻辑电路的一般步骤3.列出状态转换表或画出状态图和波形图(2) 根据电路列出三个方程组1 1 0A=00 1 01 1A=1J2=K2=X ? Q1 FF2状态转换表1 0 10

  • (141)--2010.ppt

    计算机系统原理第二章数字电路分析与设计第二章数字电路分析与设计 21 布尔代数 22 组合逻辑电路分析与设计 23 同步时序逻辑分析与设计本讲简要说明目的与要求:了解布尔代数及基本运算,了解布尔函数的化简和实现,了解基本组合逻辑电路分析与设计方法授课重点:布尔代数及其表示方法,布尔函数的化简和实现授课难点:布尔代数及其表示方法阅读章节:第21节和22节作业安排:P487(双号数)题、8(1/2)题

  • 逻辑5.ppt

    5.1.1 双稳态触发器的性质1.两个互补的输出Q和Q端2.两个稳态:0稳态(Q=0Q=1)和1稳态(Q=1Q=0)3.在外部输入信号的作用下从一种稳态翻转到另一个稳态一次翻转Q S0QQ1Qn0010清0111RS=101S01Q R 31Q0S10× Qn(约束)不定状态01101×1Q 21CP0Qn10Qn0 D=05.2.3 钟控J-K触发器 2R封锁34门的输入 1保持不变 10

  • 逻辑-61.2-异步时序.ppt

    #

  • 5_集成系统.ppt

    第二级第三级第四级第五级第五章 数字集成电路系统设计 第五章 数字集成电路系统设计 5.1 二进制加法器(Adder)5.2 二进制乘法器(Multiplier) 5.3 桶型移位器(Barrel Shifter) 5.4 可编程逻辑器件 5.5 半导体存储器 5.1 二进制加法器(Adder) 5.1.1 一位加法器——半加器(Half Adder)与全加器(Full Adder)

  • 南邮5-(1)时序.ppt

    2W1…Qn=1 Qn1=0 (1)电路分析:根据电路结构确定类型是同步还是异步电路确定输入信号和输出信号哪些部分是组合逻辑电路哪些部分是存储电路C1RZCP1 = CP2 = CP3 = CP 1D解:(1)分析电路结构nQCP1 = CP2 = CP3 = CP 1D解:(1)分析电路结构nQQ]· CP2·QZ = Qn1Q]· CP3 n1Q]3 00 1

  • 6-(1)时序.ppt

    单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式6.1 概述 一组合电路 第六章 时序逻辑电路 1.结构特点 (1) 电路由逻辑门构成不含记忆元件 (2) 输入信号是单向传输的电路中不含反馈回路 2.功能特点: 无记忆功能 1【例】>1XCPYDQQ12二时序电路 1.结构特点 (1) 电路由组合电路和存储电路构成含记忆元件

  • 5-(1).ppt

    单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 触发器1第5章 触发器(Flip Flop) 5.1 概述 图 5.1.1触发器的框图 F一个或多个输入QQ触发器:能存储一个0或1的基本存储单元电路2第5章 触发器(Flip Flop) 5.1 概述 1)触发器:能存储一个0或1的基本存储单元电路2)触发器的特点: (1)有两个稳定的互补输出分别用 和

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部