大桔灯文库logo

下载提示:1. 本站不保证资源下载的准确性、安全性和完整性,同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
2. 本文档由用户上传,版权归属用户,大桔灯负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。

相关文档

  • FPGAverilog.docx

    module song(clkbeep)input clkoutput beepreg beep_rreg[7:0]statereg[15:0]countcount_endreg[23:0]count1parameter L_5=16d61224L_6=16d54545M_1=16d45863M_2=16d40864M_3=16d36402M_5=16d30612M_6=16d27273H_

  • FPGAverilog频率.doc

    电 子 科 技 大 学(基于FPGA的频率计设计)题目 :简易频率计的设计指导教师:皇晓辉 :张旗 :2905201003专业 :光电学院一专业摘要本文主要介绍了基于FPGA 的简易多量程频率计的设计使用硬件描述语言verilog来实现对硬件的控制在软件ISE上实现编程的编译综合在系统时钟48Mhz下可正常工作该数字频率计采用测频的方法能准确的测量频率在10H

  • FPGA日历、时间、系统.doc

    基于FPGA的日历时间闹铃系统前言:由于本人刚刚入门只用了最基本的设计思维所以可能浪费了许多芯片资源要是哪位高手能帮忙把系统优    化一下本人定然感激不尽系统功能:显示当前日期时间到点报时可通过按键来调整日期时间并且设置闹铃时间闹铃响后必须手动    关闭模块说明:系统的顶层模块如下图所示该系统由六个模块组成分别为分频模块按键模块计数模块LCD液晶    显示模块除法器模块以及铃声模块皆为

  • FPGAUARTVerilog实现程序.doc

    module clkdiv (clkclkout)input clk 系统时钟output clkout 采样时钟输出reg clkoutreg [24:0]t分频进程always (posedge clk)beginift == 24d162)beginclkout <= 1bt <=t 24d1endelse ift == 24d324)beginc

  • FPGA学校打.doc

    基于FPGA的学校打铃器的设计 学 院 电 子 工 程 学 院 学 号 11111010103 班 级 A1121班 专 业 电 子 信 息 工 程 姓 名 何树良 指 导 教 师

  • FPGA自动打.doc

    基于FPGA的自动打铃器的设计 学 院 电 子 工 程 学 院 学 号 11111010103 班 级 A1121班 专 业 电 子 信 息 工 程 姓 名 何树良

  • 单片机定时.doc

    摘 要时间是现代社会中不可缺少的一项参数无论是平时生活还是社会生产都需要对时间进行控制有的场合对其精确性还有很高的要求.采用单片机进行计时对于社会生产有着十分重要的作用本文首先在绪论中介绍了单片机和时钟的概念和现状然后在对单片机系统喇叭装置和显示电路做了深入的研究之后提出了系统总体设计方案并设计了各部分硬件模块和软件流程在用汇编语言设计了具体软件程序后用伟福软件进行了仿真和调试结果证明了该设

  • 课程(论文)-FPGA播放器.doc

    目 录TOC o 1-3 h u  HYPERLINK l _Toc294547280 1 绪论 PAGEREF _Toc294547280 h 2 HYPERLINK l _Toc294547281  研究背景 PAGEREF _Toc294547281 h 2 HYPERLINK l _Toc294547282  可编程逻辑控件FPGA PAGERE

  • FPGA毕业开题报告.doc

    山东轻工业学院毕业设计(论文)开题报告课题名称基于FPGA的音乐盒的设计课题类型工程设计Y导师学生学 号200602031077专业班级电子一选题依据1目的及意义音乐盒悠扬的乐声经常勾起人们对美好往事的回忆甚至魂牵梦萦坠入时光岁月的追忆中300多年来席卷全球市场的机械音乐盒的最大魅力也许就在于它能将抽象的音乐凝固成具象的艺术品成为人们表达美好情感追思逝去岁月的最佳选择吧  机械音

  • FPGA硬件演奏电路.doc

    设 计 报 告课程名称 任课教师 设计题目 乐曲硬件演奏电路 班级 日期 一. 题目分析1利用可编程逻辑器件FPGA设计乐曲硬件演奏电路其结构框图如下图所示:模式选择auto手动输入基准时钟12MHz时钟电路

违规举报

违法有害信息,请在下方选择原因提交举报


客服

顶部