#
第13章时序逻辑电路 131基本双稳态触发器 132 钟控双稳态触发器 133 寄存器 134 计数器 135 集成定时器 下一章上一章返回主页 1双稳态触发器:由门电路加上适当的反馈而构成的一种新的逻辑部件。双稳态触发器与门电路区别:双稳态触发器输出电平的高低不仅取决于当时的输入,还与以前的输出状态有关,是有记忆功能的逻辑部件。131基本双稳态触发器2大连理工大学电气工程系逻辑状态相反 触发器的
单击此处编辑母版文本样式第二级第三级第四级第五级单击此处编辑母版标题样式13.1触发器的功能及使用13.2时序逻辑电路的分析与设计第13章 时序逻辑电路13.1触发器的功能及使用触发器是构成时序逻辑电路的基本逻辑部件? 它有两个稳定的状态:0状态和1状态? 在不同的输入情况下它可以被置成0状态或1状态? 当输入信号消失后所置成的状态能够保持不变所以触发器可以记忆1位二值信号根据逻辑功能的不同
第13章 时序逻辑电路组合逻辑电路的特点:只由逻辑门电路组成它在某 一时刻的输出状态仅由该时刻 的输入信号状态决定Q 触发器有两个重要的特点:(1)触发器有两个可能的稳定工作状态(2)触发器具有记忆功能1?(一) 基本 R-S 触 发 器S1 1 0 0SQn1Q1低电平有效DQ(2) S = 1 R
电子电工技术基础 触发器 编码器在数字电路中经常要把输入的各种信号(例如十进制数文字符号等)转换成若干位二进制码这种转换过程称为编码能够完成编码功能的组合逻辑电路称为编码器 (2)二-十进制译码器 图所示为74LS42译码器的集成电路引脚排列图 2.逻辑功能(1)J?=?0K?=?0Qn??1?=?Q
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第五章 时序逻辑电路 5.2 常用时序逻辑5.3 时序逻辑电路的设计方法 本章小结5.1 时序逻辑电路的分析方法返回 退出第五章 时序逻辑电路例如:拉线开关有记忆而计算机的复位开关就没有记忆若时序电路中所有触发器在同一时钟作用下使能叫做同步时序电路 否则就是异步时序电路 组合逻辑电路(第三章内容)—— 无记忆
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级第6章 时序逻辑电路 第6章 时序逻辑电路 教学基本要求:(1)掌握时序逻辑电路的基本分析方法(2)掌握同步时序逻辑电路(同步计数器)的设计方法(3)掌握常用时序功能部件(集成计数器移位寄存器)的逻辑功能及应用(4)理解异步计数器的设计方法(5)了解同步时序逻辑电路设计的一般步骤第6章 时序逻辑电路 6.1 时序逻辑电路概述6
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级高教出版社单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级《数字电子技术基础》第六章 时序逻辑电路6.1 概述一时序逻辑电路的特点功能上:任一时刻的输出不仅取决于该时刻的输入还与电路原来的状态有关例:串行加法器两个多位数从低位到高位逐位相加2. 电路结构上①包含存储电路和组合电路②存储器状态和输入变量
单击此处编辑母版标题样式单击此处编辑母版文本样式第二级第三级第四级第五级主编 李中发制作 李中发2003年7月电工电子技术基础第11章 时序逻辑电路学习要点触发器的工作原理及逻辑功能寄存器计数器的工作原理及构成555定时器的工作原理及其应用数模模数转换器的组成和工作原理第11章 时序逻辑电路11.1 双稳态触发器11.2 寄存器11.3 计数器11.4 555定时器11.6
单击以编辑母版标题样式单击以编辑母版文本样式第二级第三级第四级第五级第12章 触发器和时序逻辑电路(下)电工技术与电子技术南京工业大学信息学院返回第12章 触发器和时序逻辑电路12.1 集成双稳态触发器12.2 时序逻辑电路返回后一页返回前一页后一页本章要求1掌握 R-SJ-KD 触发器的逻辑功能 结构及触发方式2掌握寄存器计数器的逻辑功能会分析 时序逻辑电路3学会使用
违法有害信息,请在下方选择原因提交举报